我们阐述了RTL8762元件布局顺序、DC/DC电路元件布局走线、电源Bypass布局规范、外部flash布局走线、RF布局走线,
本篇阐述晶振、ESD、板层等相关指导建议——
40MHz晶振布局走线规范
在没有结构限制情况下, Crystal 和 BT CHIP 要放在同一层面。
为了避免干扰 RF 信号, Crystal 尽量远离 RF Trace。
Crystal 的放置应尽可能靠近 BT CHIP,路径要短, Trace 宽度建议超过 6mil。
如果是 2 层板,禁止在 Crystal 的背层走线,让背层(BOT)的铺铜保留完整性。
ESD Layout
删除孤岛铜皮,用地将敏感信号包裹起来,防止其他信号的辐射干扰
两层板注意事项
BT CHIP、 RF、 Crystal、 Buck 区域,尽量避免于这些区域走线。
两层板走线尽可能走在同一层面。
若走线要贯穿到背层,背面的走线尽可能短或者集中在一起,维持背面敷铜的完整。
电源VDD12 走线可将 EPAD 尺寸改小到 3.6mm, trace 从 IC package 缝隙中穿过。
其他注意事项